Livres
380 659
Comms
1 331 072
Membres
265 458

Nouveau ? Inscrivez-vous, c'est gratuit !


Inscription classique

En cliquant sur "Je m'inscris"
j'accepte les CGU de booknode

Le langage SystemVerilog, synthèse et vérification des circuits numériques complexes : cours et exercices corrigés



Description ajoutée par juliettedu27 2012-11-08T12:40:19+01:00

Résumé

Cet ouvrage est destiné aux étudiants en Licences processionnelles EEA, en masters EEA ou en école d'ingénieurs. Il intéressera également les professionnels de la conception de circuits numériques. SystemVerilog est l'un des langages de description des circuits numériques les plus récents. Il est le premier qualifié de HDVL, pour Hardware Description and Verification Language. Il hérite à la fois des capacités de description de modules synthétisables et des facultés d'abstraction des langages objets qui permettent la vérification de systèmes complexes. Le livre est organisé en quatre parties : Une exploration rapide permet de découvrir l'ensemble du langage. La boîte à outils proposée servira dans les deux parties suivantes. La troisième partie est consacrée à la construction de modules synthétisables et des tests unitaires qui sont indissociables de la conception de ces modules. La dernière partie est consacrée à la mise en place d'un banc de vérification fondé sur la programmation objet, à l'aide des deux librairies de vérification les plus utilisées : VMM library (Verification Methodology Manual for SystemVerilog) et OVM library (Open Verification Methodology). L'ouvrage est complété d'exercices corrigés. Les exemples du livre ont tous été testés en synthèse et/ ou en simulation, suivant le cas. Ces exemples sont disponibles en téléchargement sur le site compagnon du livre : www.lelangagesystemverilog.net.

Afficher en entier

Classement en biblio - 0 lecteur


Ajoutez votre commentaire

Ajoutez votre commentaire

Commentaires récents


Les chiffres

Lecteurs 0
Commentaires 0
Extraits 0
Evaluations 0
Note globale 0 / 10

Évaluations